banner
ニュース センター
私たちは、常に新しく創造的な製品を世界中のコレクションに追加することを優先しています。

GOWIN Semiconductor & Andes Technology Corp. が初の RISC を発表

Jan 12, 2024

GOWIN は、Andes A25 RISC-V CPU IP と AE350 サブシステムを GW5AST-138 FPGA のインスタンス化されたハード コアとして提供しています

サンノゼ、2023 年 8 月 29 日 (グローブ ニュースワイヤー) -- Andes Technology Corporation (TWSE: 6533; SIN: US03420C2089; ISIN: US03420C1099)、高効率、低電力 32/64 ビット RISC-V プロセッサの大手サプライヤーRISC-V International の創設プレミア メンバーであり、AndesCore™ A25 RISC-V CPU IP および AE350 ペリフェラル サブシステムが強化され、世界で最も急成長している FPGA 企業である GOWIN Semiconductor の GW5AST-138 FPGA チップに組み込まれたことを発表できることを嬉しく思います。 。 この統合は、FPGA における最初の完全な RISC-V マイクロコントローラーの 1 つであり、FPGA リソースを消費することなく、設計者に A25 プロセッサーのパワーとほとんどのプロセッサーに必要なペリフェラルを提供します。 したがって、ハードウェア チームは付加価値設計を FPGA に組み込むことができ、同時にソフトウェア チームは豊富な RISC-V エコシステムに基づいてアプリケーション コードを作成できます。

「Andes は、開発者が革新的で効率的なソリューションを作成できるようにする最先端の RISC-V テクノロジーの提供に取り組んでいます。 A25 RISC-V CPU と AE350 ペリフェラル サブシステムを GOWIN Semiconductor の GW5AST-138 FPGA のハード コアとして統合することは、このビジョンを達成する上で重要なマイルストーンとなります。」と Andes 北米営業担当副社長の Vivien Lin は述べています。 「これは、シリコン製造のネットリストをコミットする前に、最終的な SoC 設計を作成、デバッグ、検証するための多用途のハードウェア開発プラットフォームを共同顧客に提供するため、RISC-V アーキテクチャにとって重要なマイルストーンとなります。 SoC を必要としない顧客にとっては、完成した RISC-V コンピュータで最終アプリケーションを駆動できるようになります。」

「Arora V ファミリでは、RISC-V CPU がハード インスタンス化で通常必要とするペリフェラルを組み込んでいます」と GOWIN のソリューション開発シニア ディレクター、Jim Gao 氏は述べています。 「非常に高いデータレートを必要とする通信、ビデオ集約、AI コンピューティング アクセラレーション アプリケーション向けに、完全に制御可能な高速 SerDes を組み込みました。 その他のインスタンス化された機能には、ECC エラー訂正、高性能複数電圧 GPIO、および高精度クロック アーキテクチャをサポートするブロック RAM モジュールが含まれます。 これらのハード関数により、設計者独自のロジック実装のために最大 138K LUT の FPGA プログラマブル ファブリックが節約されます。」

RISC-V ベースの GW5AST-138 FPGA について:

AndesCore™ A25 ハードコアは 400MHz で動作し、RISC-V P 拡張 DSP/SIMD ISA (ドラフト)、単精度および倍精度浮動小数点およびビット操作命令、および Linux ベースのアプリケーション用の MMU をサポートします。 AE350 AXI/AHB ベースのプラットフォームには、レベル 1 メモリ、割り込みコントローラー、デバッグ モジュール、AXI および AHB バス マトリックス コントローラー、AXI-to-AHB ブリッジ、および基本的な AHB/APB バス IP コンポーネントのコレクションがあらかじめ統合されています。システム設計です。 FPGA ファブリック内の DDR3 コントローラーと SPI フラッシュ コントローラーは、キャッシュ ミス後に A25 の 32KByte I キャッシュと D キャッシュをバックアップします。 オフチップ DDR3 はデータ メモリを提供し、SPI-フラッシュには A25 の命令メモリ (SPI-フラッシュから DDR3 にコピーされたコードと起動時のキャッシュ) が含まれています。 ハードインスタンス化された関数に加えて、GOWIN GW5AST-138 FPGA ファブリックはカスタム デザイン実装用に 138K LUT を提供します。 GOWIN EDA は、Arora V に使いやすい FPGA ハードウェア開発環境を提供します。この環境は、複数の RTL ベースのプログラミング言語、合成、配置とルーティング、ビットストリームの生成とダウンロード、電力解析、およびデバイス内ロジック アナライザをサポートしています。

価格と在庫状況

GOWIN_V1.9.9 Beta-3 を含む SDK を備えた GW5AST-138 FPGA は、8 月 18 日に配布を通じて入手可能になります。

GOWINセミコンダクター株式会社について

2014 年に設立され、中国に主要な研究開発拠点を置く GOWIN Semiconductor Corp. は、プログラマブル ソリューションで世界中の顧客のイノベーションを加速するというビジョンを持っています。 当社は、製品を最適化し、プログラマブル ロジック デバイスを使用するお客様の障壁を取り除くことに重点を置いています。 当社のテクノロジーと品質への取り組みにより、お客様は製造ボードで FPGA を使用することで総所有コストを削減できます。 当社の製品には、プログラマブル ロジック デバイス、設計ソフトウェア、知的財産 (IP) コア、リファレンス デザイン、開発キットの幅広いポートフォリオが含まれます。 当社は、世界中の消費者、産業、通信、医療、自動車市場の顧客にサービスを提供するよう努めています。